CANET, M. J., VICEDO, F., ALMENAR, V., VALLS, J., & DE LIMA, E. R. (2004, Januar 1). Hardware design of a FPGA-based synchronizer for Hiperlan/2. Gehalten auf der. Berlin: Springer, 2004. Abgerufen von http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107575
ISO-690 (author-date, English)CANET, Ma José, VICEDO, Felip, ALMENAR, Vicenc, VALLS, Javier und DE LIMA, Eduardo R, 2004. Hardware design of a FPGA-based synchronizer for Hiperlan/2. In: [online]. Berlin: Springer, 2004. 1 Januar 2004. Available from: http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107575
Modern Language Association 9th editionCANET, M. J., F. VICEDO, V. ALMENAR, J. VALLS, und E. R. DE LIMA. Hardware design of a FPGA-based synchronizer for Hiperlan/2. Berlin: Springer, 2004., 2004, http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107575.
Mohr Siebeck - Recht (Deutsch - Österreich)Emerald - Harvard
CANET, M.J., VICEDO, F., ALMENAR, V., VALLS, J. und DE LIMA, E.R. (2004), „Hardware design of a FPGA-based synchronizer for Hiperlan/2“, in , Bd. , Berlin: Springer, 2004., verfügbar unter: http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107575.