XIN JIA, RAJAGOPALAN, J., & VEMURI, R. (2004, Januar 1). A dynamically reconfigurable asynchronous FPGA architecture. Gehalten auf der. Berlin: Springer, 2004. Abgerufen von http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107586
ISO-690 (author-date, English)XIN JIA, RAJAGOPALAN, Jayanthi und VEMURI, Ranga, 2004. A dynamically reconfigurable asynchronous FPGA architecture. In: [online]. Berlin: Springer, 2004. 1 Januar 2004. Available from: http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107586
Modern Language Association 9th editionXIN JIA, J. RAJAGOPALAN, und R. VEMURI. A dynamically reconfigurable asynchronous FPGA architecture. Berlin: Springer, 2004., 2004, http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107586.
Mohr Siebeck - Recht (Deutsch - Österreich)Emerald - Harvard
XIN JIA, RAJAGOPALAN, J. und VEMURI, R. (2004), „A dynamically reconfigurable asynchronous FPGA architecture“, in , Bd. , Berlin: Springer, 2004., verfügbar unter: http://pascal-francis.inist.fr/vibad ndex.php?action=search&terms=16107586.